A 0.48 mW 76.8 dB SNDR 20 kHz BW 2-1 MASH Delta-Sigma ADC
- 발행기관 서강대학교 일반대학원
- 지도교수 안길초
- 발행년도 2014
- 학위수여년월 2014. 2
- 학위명 석사
- 학과 및 전공 도움말 일반대학원 전자공학과
- 실제URI http://www.dcollection.net/handler/sogang/000000053316
- 본문언어 한국어
- 저작권 서강대학교 논문은 저작권 보호를 받습니다.
초록/요약 도움말
본 논문에서는 일렉트릿 콘덴서 마이크로폰 (electret condenser microphone : ECM) 인터페이스용 A/D 변환기 (analog-to-digital convertor : ADC)를 제안한다. 제안하는 델타-시그마 ADC는 높은 dynamic range (DR)를 얻을 수 있는 다단 구조 (multistage noise shaping : MASH)를 사용하였다. 인터페이스 회로의 핀 수를 줄이기 위해 멀티-비트 출력을 단일-비트 출력으로 변환하는 디지털 필터를 off-chip으로 구현하였다. 제안하는 시제품 ADC는 0.35㎛ CMOS공정으로 제작되었으며, 2.5 MHz의 클록에서 64의 OSR을 사용하여 20 kHz의 신호 대역폭에서 동작한다. 제작된 시제품 ADC는 85.1 dB의 DR과 최대 76.8 dB의 signal-to-noise and distortion ratio (SNDR)를 나타내며, 2.5V 전원전압에서 0.48 mW의 전력을 소모한다.
more초록/요약 도움말
This paper presents an analog-to-digital convertor (ADC) for electret condenser microphone (ECM) interface. A multistage noise shaping (MASH) architecture is employed to achieve high dynamic range (DR). In order to reduce the number of pin, a digital filter is employed to convert multi-bit to single-bit. The prototype delta-sigma ADC fabricated in a 0.35 ㎛ CMOS process achieves 85.1 dB DR, 76.8 dB peak signal-to-noise and distortion ratio (SNDR) over a 20 kHz signal bandwidth with an over-sampling ratio (OSR) of 64. The total power consumption is 0.45 mW with a 2.5 V supply.
more